Türkçe | English
MİMARLIK FAKÜLTESİ / İÇ MİMARLIK BÖLÜMÜ
( I. ÖĞRETİM)
Ders Bilgi Paketi
http://www.icmimarlik.ktu.edu.tr
Tel: +90 0462 3772695
MİMF
MİMARLIK FAKÜLTESİ / İÇ MİMARLIK BÖLÜMÜ / ( I. ÖĞRETİM)
Katalog Ana Sayfa
  Katalog Ana Sayfa  KTÜ Ana Sayfa   Katalog Ana Sayfa
 
 

SEC 311Donanım Tanımlama Dilleri3+0+0AKTS:3
Yıl / YarıyılGüz Dönemi
Ders DuzeyiLisans
Yazılım Şekli Seçmeli
BölümüBİLGİSAYAR MÜHENDİSLİĞİ BÖLÜMÜ
Ön KoşulYok
Eğitim SistemiYüz yüze , Grup çalışması
Dersin Süresi14 hafta - haftada 3 saat teorik
Öğretim Üyesi--
Diğer Öğretim Üyesi
Öğretim DiliTürkçe
StajYok
 
Dersin Amacı:
1. Bir Donanım Tanımlama dilini (VHDL) kullanarak tasarım becerisini geliştirmek, 2. Sonlu durum makina türlerini kavramak 3. Donanım Tanımlama dili kullanarak sayaç, kaydırma yazmacı gibi düzenli ard
 
Öğrenim KazanımlarıBPKKÖY
Bu dersi başarı ile tamamlayan öğrenciler :
ÖK - 1 : Gömülü Sistem Yapısını ve Kullanım Yerlerini Öğrenir1,3,4
ÖK - 2 : Alanında bilimsel araştırma yaparak bilgiye genişlemesine ve derinlemesine ulaşır, bilgiyi değerlendirir, yorumlar ve uygular.
ÖK - 3 : Mesleğinin yeni ve gelişmekte olan uygulamalarının farkındadır, ihtiyaç duyduğunda bunları inceler ve öğrenir.
ÖK - 4 : Alanı ile ilgili problemleri tanımlar ve formüle eder, çözmek için yöntem geliştirir ve çözümlerde yenilikçi yöntemler uygular.1,3
BPKK :Bölüm program kazanımlarına katkı, ÖY : Ölçme ve değerlendirme yöntemi (1: Yazılı Sınav, 2: Sözlü Sınav, 3: Ev Ödevi, 4: Laboratuvar Çalışması/Sınavı, 5: Seminer / Sunum, 6: Dönem Ödevi / Proje),ÖK : Öğrenim Kazanımı
 
Ders İçeriği
Gömülü sistem teknolojileri. VHDL donanım tanımlama dilinin özellikleri, birleşimsel ve ardışık devreler için modellerin geliştirilmesi ve test edilmesi. Mantık seviyesi ve yüksek seviyede sentez. Birleşimsel ve ardışık devrelerin sentezi. Programlanır mantık ve depolama cihazları. Aritmatik-mantık devrelerinin tasarlanması ve FPGA eğitim kartında test edilmesi.
 
Haftalık Detaylı Ders İçeriği
 HaftaDetaylı İçerikÖnerilen Kaynak
 Hafta 1Ders tanıtımı, tarihi bakış, sayısal ürünler ve modern hayata etkileri
 Hafta 2VHDL donanım tanımlama diline giriş
 Hafta 3VHDL donanım tanımlama dilinde birleşimsel devrelerin tasarımı
 Hafta 4Donanım tanımlama dilinde bir bitlik ve 4 bitlik toplayıcı devre tasarımı
 Hafta 5VHDL dilinde tasarlanan devrelerin test edilmesi
 Hafta 6Donanım tanımlama dilinde ardışık devrelerin tasarımı
 Hafta 7Donanım tanımlama dilinde sayıcı tasarımı
 Hafta 8VHDL dilinde sonlu durum makinaları
 Hafta 9Ara sınav
 Hafta 10Moore tipi ve Mealy tipi sonlu durum makinelerinin tasarımı
 Hafta 11VHDL dilinde komponent oluşturma
 Hafta 12Xilinx Spartan başlangıç ünitesinin giriş çıkış modüllerinin kullanılması
 Hafta 13Spartan başlangıç ünitesiyle toplama devresini test etmek
 Hafta 14Eğitim ünitesiyle sayıcı modülünü test etmek
 Hafta 15Dönem sonu sınavı
 
Ders Kitabı / Malzemesi
1Zwolinski, Mark, Digital system design with VHDL, Prentice Hall, 2003: 2nd ed.
 
İlave Kaynak
1Perry, Douglas L. , VHDL: programming by example, McGraw-Hill, 2002 : 4th ed.
 
Ölçme Yöntemi
YöntemHaftaTarih

Süre (Saat)Katkı (%)
Arasınav 9 120 25
Kısa sınav 6 15 10
Proje 12 15
Dönem sonu sınavı 15 120 50
 
Öğrenci Çalışma Yükü
İşlem adıHaftalık süre (saat)

Hafta sayısı

Dönem toplamı
Yüz yüze eğitim 4 14 56
Sınıf dışı çalışma 1 14 14
Arasınav için hazırlık 2 9 18
Arasınav 2 1 2
Kısa sınav 1 3 3
Dönem sonu sınavı için hazırlık 2 14 28
Dönem sonu sınavı 2 1 2
Toplam Çalışma Yükü123